Ibm uPD78082 Instrukcja Użytkownika Strona 176

  • Pobierz
  • Dodaj do moich podręczników
  • Drukuj
  • Strona
    / 274
  • Spis treści
  • BOOKMARKI
  • Oceniono. / 5. Na podstawie oceny klientów
Przeglądanie stron 175
153
CHAPTER 11 SERIAL INTERFACE CHANNEL 2
Baud Rate Generator Input Clock SelectionMDL3 MDL2 MDL1 MDL0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
f
SCK/16
f
SCK/17
f
SCK/18
f
SCK/19
f
SCK/20
f
SCK/21
f
SCK/22
f
SCK/23
f
SCK/24
f
SCK/25
f
SCK/26
f
SCK/27
f
SCK/28
f
SCK/29
f
SCK/30
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
65432107
Symbol
BRGC TPS3 TPS2 TPS1 TPS0 MDL3 MDL2 MDL1 MDL0
FF73H 00H R/W
Address After Reset R/W
k
(d) Baud rate generator control register (BRGC)
BRGC is set with an 8-bit memory manipulation instruction.
RESET input sets BRGC to 00H.
Remark fSCK : 5-bit counter source clock
k : Value set in MDL0 to MDL3 (0 k 14)
(continued)
Przeglądanie stron 175
1 2 ... 171 172 173 174 175 176 177 178 179 180 181 ... 273 274

Komentarze do niniejszej Instrukcji

Brak uwag